Please use this identifier to cite or link to this item: http://eir.zntu.edu.ua/handle/123456789/239
Title: Реализация КМУУ с общей памятью на гибридных FPGA
Other Titles: Implementation of CMCU with common memory in hybrid FPGA
Реалізація КМПК із загальною пам'яттю на гібридних FPGA
Authors: Баркалов, Олександр Олександрович
Barkalov, Olexandr O.
Баркалов, Александр Александрович
Титаренко, Лариса Олександрівна
Titarenko, Larisa O.
Титаренко, Лариса Александровна
Єфименко, Костянтин Миколайович
Efimenko, Konstantin M.
Ефименко, Константин Николаевич
Зеленьова, Ірина Яківна
Zeleneva, Irina Ya.
Зеленева, Ирина Яковлевна
Keywords: композиційний мікропрограмний пристрій керування
алгоритм керування
операторний лінійний ланцюг
гібридні FPGA
compositional microprograming control unit
control algorithm
operational linear chain
hybrid FPGA
композиционное микропрограммное устройство управления
алгоритм управления
операторная линейная цепь
гибридные FPGA
Issue Date: 2013
Publisher: Донецьций національний технічний університет
Abstract: UK:Пропонується метод зменшення апаратурних витрат в схемі КМПК із загальною пам'яттю, який орієнтовано на технологію гібридних FPGA. Метод засновано на використанні двох джерел кодів класів псевдоеквівалентних ОЛЛ та реалізації схеми адресації мікрокоманд на вбудованих PLA. Такий підхід дозволяє зменшити загальну площу кристала, яку займає схема пристрою керування. EN: The proposed method is bound for reducing the hardware amount of scheme compositional microprogramming control unit (CMCU) with shared memory, oriented to the technology of hybrid FPGA. The method is based on the using of the hybrid FPGA structural features. This method is effective if there are certain classes of pseudoequivalent operational linear chains (OLC) in the original control algorithm. Under the certain conditions this method also allows to implement the scheme of addresses as a single unit PLA. This significantly reduces the chip area occupied by the circuit. RU: Предлагается метод уменьшения аппаратурных затрат в схеме КМУУ с общей памятью, ориентированный на технологию гибридных FPGA. Метод основан на использовании двух источников кодов классов псевдоэквивалентных ОЛЦ и реализации схемы адресации микрокоманд на встроенных PLA. Такой подход позволяет уменьшить общую площадь кристалла, занимаемую схемой устройства управления. Приведен пример применения предложенного метода.
Description: Баркалов А.А., Титаренко Л.А., Ефименко К.Н., Зеленева И.Я. Реализация КМУУ с общей памятью на гибридных FPGA // Наукові праці Донецького національного технічного університету. Серiя "Проблеми моделювання та автоматизації проектування" (МАП). Випуск 1(12)-2(13) - Донецьк: ДонНТУ. – 2013. – С. 33-42.
URI: http://eir.zntu.edu.ua/handle/123456789/239
ISSN: 2074-7888
Appears in Collections:Наукові статті кафедри КС та М

Files in This Item:
File Description SizeFormat 
Zelenyova _2013.pdfСтатті3.52 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.